1. 毕业设计(论文)的内容和要求
1、了解8位十进制数字频率计的基本原理,以及对QuartusII开发环境,VHDL硬件描述语言的理解。 2、完成8位十进制数字频率计的设计。3、学会设计报告的撰写方法。
2. 实验内容和要求
(1)根据设计要求,查阅相关资料,确定设计方案;(2)根据设计方案,研究数字频率计的原理并进行整理;(3)根据设计方案,设计各个功能模块,进行时序仿真,观察仿真波形是否满足设计要求; (4)完成设计报告,按时参加答辩。
3. 参考文献
[1]江国强编著.EDA技术与应用.电子工业出版社.2015:1-2. [2]陈金鹰编著.FPGA技术及应用.机械工业出版社.2015:1-2. [3]刘皖,何道君,谭明编著.FPGA设计与应用.清华大学出版社.2006:9-10. [4] 江国强编著.EDA技术与应用.电子工业出版社.2015:5-6. [5] 刘欲晓,方强,黄宛宁. EDA技术与VHDL电路开发应用实践[M] .电子工业出版社,2009,1114. [6] 朱正伟.EDA 技术及应用[M].清华大学出版社.2005:1015. [7]曲波,黄旭编著.硬件描述语言 实验教程 .科学出版社2003:73-74. [8]高吉祥.电子技术基础实验与课程设计[M].南京:电子工业出版社,2005,1723. [9]刘宇征.电子电路设计与制作[M].福建科学技术出版社.2003:156178. [10]林涛.数字电子技术基础[M].清华大学出版社,2006:7781. [11]柳春锋.电子设计自动化(EDA)教程[M].北京理工大学出版社.2005: 6770.
4. 毕业设计(论文)计划
第一阶段:2022.12.20~2022.01.06开展调研,确定毕业设计选题,填写任务书;第二阶段:2022.01.07~2022.02.16查阅相关资料,确定设计方案;第三阶段:2022.02.17~2022.03.19完成数字频率计原理研究,确定初稿;第四阶段:2022.03.20~2022.03.26完成各个功能模块设计,以及顶层原理图的创建,接受中期检查;第五阶段:2022.03.27~2022.04.22进一步调制传输系统的比较分析,完成设计报告,准备参加答辩。
