基于FPGA的高速通信同步机制设计与实现文献综述

 2022-11-26 05:11

文 献 综 述

摘要:

为保证高速通信系统能够高效、正确地传输和工作,建立一个高速通信同步机制是十分必要的。同步属于通信系统中的重要部分,其性能直接影响着通信系统的运行效果,如果同步技术不到位,会影响整个通信系统的稳定性。保持同步通信的通信双方必须先建立同步,即双方的时钟要调整到同一个频率,从而保证数据传输的正确性。本文旨在介绍高速通信同步机制的重要性,通过对国内外专家学者在高速总线原理、高速通信同步机制及FPGA在此方面的应用的研究进行学习、概括和分析,梳理、总结了相关文献内容,并结合自己的研究课题,开展进一步的研究工作。

关键词:【高速总线】 【高速通信】 【同步机制】 【FPGA】

一、前言

随着通信技术的快速发展,高速通信的同步机制越来越受到研究人员的重视。在大多数通信系统中,都运用到了同步机制。同步系统的性能直接决定了通信系统的运行效率和传输准确性。目前可实现通信系统同步机制的平台很多,本文主要介绍基于现场可编程逻辑阵列(FPGA)的高速通信同步机制设计与实现。随着现代芯片工艺的改进,FPGA的工作频率随之提高,在通信行业、传输网等方面大量使用。目前很多研究人员对FPGA实现的通信同步系统进行了大量的研究和实践,取得了一批具有启发性、建设性的成果,为更深层次的研究提供了很多理论参考。本文对国内外部分学者的有关文献进行梳理和总结。

二、国内外高速通信同步机制研究成果

1)高速通信同步的必要性

在数字通信系统中,信息经过编码成为离散的脉冲信号,当这些脉冲信号通过数字通信链路和节点传送时,在接收端需要同步系统保证数据传输的正确性。网络节点间的定时不同步,会导致接收端丢失数据或者错误地接收数据,被称为“滑码”。在数字通信中,滑码对语音通话、数据传输、视频传输和加密业务等方面有着很大的影响。所以,要保证通信质量,必须使通信网络各接收和发送端的时钟和相位相互匹配,即要求通信系统保持同步[1]。

2)高速总线介绍

剩余内容已隐藏,您需要先支付 10元 才能查看该篇文章全部内容!立即支付

课题毕业论文、开题报告、任务书、外文翻译、程序设计、图纸设计等资料可联系客服协助查找。